Abschlussarbeiten
Optimierung und Validierung eines digitalen DC-DC Schaltwandlers
Masterarbeit
Das Ziel der Masterarbeit ist die Performance-Evaluierung digitaler Regelalgorithmen zur Steuerung von Buck-Wandlern (Step-Down Wandler). Dafür soll ein modernes Xilinx Kintex-7 FPGA Evaluationsboard und die Voll-Version der Vivado Design Suite verwendet werden. Der Buck-Wandler solle im Continuous-Conduction-Mode arbeiten und hierzu im Voltage-Mode gesteuert werden. Die Erfassung des Spulenstromes erfolgt indirekt. Das FPGA Board soll für Messungen an ein analoges Messboard, das einen existierende Buck-Wandler mit Peripherie enthält, angeschlossen und getestet werden.
Ansprechpartner: M.Sc. Petersen
Mixed Signal Simulation eines FPGA gesteuerten DC-DC Schaltwandlers
Masterarbeit
Ziel der Masterarbeit ist die Entwicklung eines Mixed-Mode Modells eines digitalen Schaltwandlers in der Cadence Design Umgebung. Dafür soll der VHDL Code des digitalen Reglers, der eigentlich für die Synthese auf dem FPGA entwickelt wurde, mit Cadence AMS oder NC-Sim zusammen mit dem analoge Modell der Buck-Wandlers und den passiven Komponenten simuliert werden. Des Weiteren soll die Mixed-Mode Simulationsbench typische Characteristika wie Line- und Load-Regulation simulieren können.
Ansprechpartner: M.Sc. Petersen